曙海教育集团
 
  曙海教育集团   FPGA系统设计初级和中级培训班
 
   课程背景        FPGA系统设计初级和中级班

        FPGA系统设计初级班培训课程主要帮助学员尽快掌握 FPGA 的开发流程和设计方法,以工程实践为例,循序渐进的学习FPGA的集成开发环境,开发流程以及硬件电路设计等知识。每次课程都配有相关实战训练,每个实战训练题目都可以在FPGA硬件平台上进行下载验证。通过实战,学员可以更好的理解消化课堂知识,工程实践水平会得到迅速提高。

   课程目标

        培养学员迅速掌握和使用FPGA数字系统开发工具、开发流程,能够独立进行初步的FPGA系统设计。经过培训,学员可以掌握HDL语言的初步开发能力,并且解决FPGA产品开发过程中的常见问题,掌握基于FPGA的设计和调试方法。

   培养对象

        FPGA系统的软件和硬件开发工程师;电子类专业的大学生和研究生;电子产品设计爱好者。

   入学要求

        学员学习本课程应具备下列基础知识:
        ◆电路系统的基本概念。

   班级规模及环境
       为了保证培训效果,增加互动环节,我们坚持小班授课,每期报名人数限3人,多余人员安排到下一期进行。
   上课时间
最近开课时间:2018年9月24日
   学费、班级规模、时长和学费(学费包含价值1万元的完全属于自己永久使用的服务器,该服务器已经包含芯片设计软件、工艺技术库和项目案例,软件可帮助你安装在自己电脑上)
★培训时长:3个月(周末上课) ★班级规模:3到5人
   免费颁发相关工程师等资格证书
        ☆注重质量
        ☆边讲边练

        ☆合格学员免费颁发相关工程师等资格证书,提升您的职业资质
        专注高端培训14年,曙海提供的证书得到本行业的广泛认可,学员的能力
        得到大家的认同,受到用人单位的广泛赞誉。
   最新优惠
       ◆团体报名优惠措施:两人95折优惠,三人或三人以上9折优惠 。注意:在读学生凭学生证,即使一个人也优惠500元。

   同时报选《FPGA应用设计高级班》,即享受优惠!

   质量保障

        1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
        2、培训结束后,培训老师留给学员手机和Email,免费提供半年的技术支持,充分保证培训后出效果;
        3、培训合格学员可享受免费推荐就业机会。 ☆合格学员免费颁发相关工程师等资格证书,提升您的职业资质。专注高端培训15年,曙海提供的证书得到本行业的广泛认可,学员的能力得到大家的认同,受到用人单位的广泛赞誉。

   师资团队

【赵老师】

FPGA课程金牌讲师,项目经验非常丰富,15年FPGA/DSP系统硬件开发工作经验。熟悉整个EDA设计流程,熟练使用Alter、Xinlinx,ModelSim开发工具,精通Verilog HDL语言和VHDL语言,精通Nios II EDS/SOPC、、IP核、PCI PLX 9054数据采集卡等开发。

【陈老师】

资深FPGA开发工程师,FPGA培训课程金牌讲师,有8年的FPGA和DSP系统硬件开发经验,最近4年来一直从事视频和图像处理领域的高速DSP系统硬、软件和FPGA系统的设计和开发,具有非常丰富的高速系统设计经验,精通TI公司的C6000系列高速DSP和Altera公司的全系列FPGA/CPLD。

        更多师资力量请参见曙海师资团队,请点击这儿查看

IC培训
IC培训
   课程进度安排
课程大纲(本教学方案有两种语言版本,如果学员想学VHDL语言编程,我们可根据要求调整)

第一阶段

    第一阶段的课程主要帮助学员了解FPGA系统设计的基础知识,掌握FPGA最小系统硬件电路设计方法,学会操作QuartusII软件来完成FPGA的设计和开发。

1.可编程逻辑设计技术简介
2.下一代可编程逻辑设计技术展望
3.可编程逻辑器件硬件上的四大发展趋势
4.EDA软件设计方法及发展趋势
5.FPGA的设计流程
6.FPGA的常用开发工具
7.FPGA的基本结构
8.主流低成本FPGA 芯片
9.FPGA芯片的选型策略详解
10.FPGA .V文件的编程规范
    10.1 单个.v文件的书写规范
    10.2 多个.v文件的书写规范
    10.3 声明部分的编写规范
    10.4 主体部分编写,always、initial、function、task的选择和使用
    10.5 Always语句块编写规范和注意要点
    10.6 Alwasys内部功能的扩充和Always直接的通信和协调
11.FPGA关键电路的设计(最小电路设计):

    11.1 FPGA管脚设计
    11.2 下载配置与调试接口电路设计
    11.3 RS-232串口
    11.4 字符型液晶显示器接口电路设计
    11.5 电源电路设计
    11.6 复位电路设计
    11.7 拨码开关电路设计 
    11.8 i2c总线电路设计
    11.9 时钟电路设计 
    11.10 图形液晶电路设计 
12.FPGA芯片的的结构
    12.1  FPGA的结构、内部逻辑单元及接口
    12.2  主流低成本FPGA的结构、内部逻辑单元及接口
    12.3  FPGA的布线策略

1. 实战一:在Altera的FPGA开发板上运行一个接口实验程序-交通灯的设计实现,如何控制Red,Green,Yellow灯在南北东西各个方向的交替运作。

   训练课题:“交通灯的设计实现”
    实验要点:
    1.1  Quartus II工程创建及属性设置
    1.2  Quartus II源文件设计输入方式
    1.3  Quartus II约束设计
    1.4  Quartus II工程编译
    1.5  Quartus II功能仿真
    1.6  Quartus II时序仿真
    1.7  Quartus II硬件下载

第二阶段

    熟练掌握硬件描述语言(Verilog HDL)是FPGA工程师的基本要求。通过本节课程的学习,学员可以了解目前最流行的Verilog HDL语言的基本语法,掌握Verilog HDL语言中最常用的基本语法。通过本节课程学习,学员可以设计一些简单的FPGA程序,掌握组合逻辑和时序逻辑电路的设计方法。通过实战训练,学员可以对Verilog HDL语言有更深入的理解和认识。

1.Verilog HDL语言简介
2.Verilog HDL语言逻辑系统
3.Verilog HDL操作数和操作符
4.Verilog HDL和VHDL语言的对比
5.Verilog HDL循环语句
6.Verilog HDL程序的基本结构
7.Verilog HDL语言的数据类型和运算符
8.Verilog HDL语言的赋值语句和块语,阻塞和非阻塞赋值语句的区别
9.Verilog HDL语言的条件语句,包括IF语句和CASE语句的典型应用
10.Verilog HDL语言的其他常用语句
11.Verilog HDL语言实现组合逻辑电路
12.Verilog HDL语言实现时序逻辑电路

1. 实战训练二:
   训练课题:“顺序执行状态机设计实验”
    实验要点:
    1.1  Quartus II软件操作
    1.2  组合逻辑电路设计实现
    1.3  IF语句和CASE语句的使用
2. 实战训练三:
   训练课题:“跑马灯设计实现”
    实验要点:
    2.1  Quartus II软件操作
    2.2  时序逻辑电路设计实现
    2.3  分频原理和实现方法
3. 实战训练四:
   训练课题:“7段数码管测试实验-以动态扫描方式在8位数码管“同时”显示0-7”
   实验要点:
    3.1  Quartus II软件操作
    3.2  了解如何按一定的频率轮流向各个数码管的COM端送出低电平,同时送出对应的数据给各段。
    3.3  介绍多个数码管动态显示的方法。