¡¡¡¡¡¡¡¡¡¡¡¡¡¡¡¡¡¡¡¡ ¡¡»ùÓÚARM9µÄSoCоƬÉè¼ÆÅàѵ°à |
ÅàÑø¶ÔÏó |
1.Àí¹¤¿Æ±³¾°£¬ÓÐÖ¾ÓÚÊý×Ö¼¯³Éµç·Éè¼Æ¹¤×÷µÄѧÉúºÍתÐÐÈËÔ±£»
2.ÐèÒª³äµç£¬ÌáÉý¼¼ÊõˮƽºÍÊìϤÉè¼ÆÁ÷³ÌµÄÔÚÖ°ÈËÔ±£»
3.¼¯³Éµç·Éè¼ÆÆóÒµµÄÔ±¹¤ÄÚѵ¡£
|
ÈëѧҪÇó |
ѧԱѧϰ±¾¿Î³ÌÓ¦¾ß±¸ÏÂÁлù´¡ÖªÊ¶£º
¡ôµç·ϵͳµÄ»ù±¾¸ÅÄî¡£ |
°à¼¶¹æÄ£¼°»·¾³--ÈÈÏß:4008699035 ÊÖ»ú:15921673576( ΢ÐÅͬºÅ) |
¼á³ÖС°àÊڿΣ¬Îª±£Ö¤ÅàѵЧ¹û£¬Ôö¼Ó»¥¶¯»·½Ú£¬Ã¿ÆÚÈËÊýÏÞ3µ½5ÈË¡£ |
ÉÏ¿Îʱ¼äºÍµØµã |
ÉϿεص㣺¡¾ÉϺ£¡¿£ºÍ¬¼Ã´óѧ(»¦Î÷)/гǽð¿¤ÉÌÎñÂ¥(11ºÅÏß°×ÒøÂ·Õ¾) ¡¾ÉîÛÚ·Ö²¿¡¿£ºµçÓ°´óÏÃ(µØÌúÒ»ºÅÏß´ó¾çÔºÕ¾)/ÉîÛÚ´óѧ³É½ÌÔº ¡¾±±¾©·Ö²¿¡¿£º±±¾©ÖÐɽ/¸£öδóÂ¥ ¡¾ÄϾ©·Ö²¿¡¿£º½ð¸Û´óÏÃ(ºÍÑà·) ¡¾Î人·Ö²¿¡¿£º¼ÑÔ´´óÏ㨸ßжþ·£© ¡¾³É¶¼·Ö²¿¡¿£ºÁì¹ÝÇø1ºÅ£¨ÖкʹóµÀ£© ¡¾ÉòÑô·Ö²¿¡¿£ºÉòÑôÀí¹¤´óѧ/ÁùÕ¬Õ鯷 ¡¾Ö£ÖÝ·Ö²¿¡¿£ºÖ£ÖÝ´óѧ/½õ»ª´óÏà ¡¾Ê¯¼Òׯ·Ö²¿¡¿£ººÓ±±¿Æ¼¼´óѧ/Èð¾°´óÏà ¡¾¹ãÖÝ·Ö²¿¡¿£º¹ãÁ¸´óÏà ¡¾Î÷°²·Ö²¿¡¿£ºÐͬ´óÏÃ
½ü¿ª¿Îʱ¼ä(ÖÜÄ©°à/Á¬Ðø°à/Íí°à£©£º ARM9 SOCÉè¼ÆÅàѵ°à£º2025Äê6ÔÂ9ÈÕ........--¼´½«¿ª¿Î--............................(»¶ÓÄú´¹Ñ¯£¬ÊÓ½ÌÓýÖÊÁ¿ÎªÉúÃü£¡) |
ʵÑéÉ豸 |
¡¡ ¡ô¿Îʱ£º Ò»¸öÔÂ
¡î×¢ÖØÖÊÁ¿
¡î±ß½²±ßÁ·
¡îºÏ¸ñѧԱÃâ·ÑÍÆ¼ö¹¤×÷
רע¸ß¶ËÅàѵ17Ä꣬ÊﺣÌṩµÄ¿Î³ÌµÃµ½±¾ÐÐÒµµÄ¹ã·ºÈϿɣ¬Ñ§Ô±µÄÄÜÁ¦
µÃµ½´ó¼ÒµÄÈÏͬ£¬Êܵ½ÓÃÈ˵¥Î»µÄ¹ã·ºÔÞÓþ¡£
¡ïʵÑéÉ豸Çëµã»÷Õâ¶ù²é¿´¡ï |
ÐÂÓÅ»Ý |
¡ôÔÚ¶ÁѧÉúƾѧÉúÖ¤£¬¿ÉÓÅ»Ý500Ôª¡£ |
ÖÊÁ¿±£ÕÏ |
1¡¢Åàѵ¹ý³ÌÖУ¬ÈçÓв¿·ÖÄÚÈÝÀí½â²»Í¸»òÏû»¯²»ºÃ£¬¿ÉÃâ·ÑÔÚÒÔºóÅàѵ°àÖÐÖØÌý£»
2¡¢Åàѵ½áÊøºóÃâ·ÑÌṩ°ëÄêµÄ¼¼ÊõÖ§³Ö£¬³ä·Ö±£Ö¤Åàѵºó³öЧ¹û£»
3¡¢ÅàѵºÏ¸ñѧԱ¿ÉÏíÊÜÃâ·ÑÍÆ¼ö¾ÍÒµ»ú»á¡£ |
¡¡¡¡¡¡¡¡¡¡ »ùÓÚARM9µÄSoCоƬÉè¼ÆÅàѵ°à |
»ùÓÚARM9µÄSoCоƬÉè¼Æ
¿Î³ÌÄÚÈݺ¸ÇÁËSoCÉè¼ÆµÄм¼Êõ¶¯Ïò¡¢ARM9ϵÁд¦ÀíÆ÷½éÉܺÍϵͳ¼¯³É·¨£¬ÒÔ¼°SoCÉè¼ÆÖÐϵͳ¼¶Éè¼ÆÎÊÌâµÄ̽Ìֵȡ£
¾ßÌåÄÚÈÝÈçÏ£º
¡ð Designing for the always-on generation
¡ð ARM Architecutre Update
¡ð ARM9 Family Processor Core½éÉÜ
¡ð µç×Óϵͳ¼¶Éè¼Æ½éÉÜ
- Integration of ARM926EJ into designs
- Debug and Trace
- ARM PrimeCell design flow
- Overview of PrimeCells
- Production Testing
Designing with AMBA 2.0 Bus
- AMBA & AMBA Design Kit Overview
- Multi-layer AMBA
¡ð ARMµÄDSP´¦ÀíÆ÷¼¼Êõ£ºOptimoDE
¡ð ϵͳӲ¼þÑé֤ƽ̨¼°Èí¼þ¿ª·¢
ARM926EJ Foundry Design Model
- IP Licensing
- ARM Foundry Program
- Business Model & Benefits
- Supported Foundries & Products
- Summary
¡ð SoC Design Methodology
ARM926EJ Prime Starter Kit
- PrimeXsys Platform Design
- Partner design examples
- Architecture
- Verification
- Development Tools
- RealView Versatile Platform
|
Introduction of ¡°Garfield¡± Processor
¡ñ The Target Application of ¡°Garfield¡±
¡ñ The challenges in the design
¡ñ Overview of the ¡°Garfield¡± processor Architecture
¡ñ Road Map for the incoming design
¡ñ The Architecture design of ¡°Garfield¡±
¡ñ AMBA On chip Bus
¡ñ MP3 software/hardware co design
¡ñ MMA Armulator modeling and design
¡°Garfield ¡± Memory System
¡ñ Memory System Performance Analysis
¡ñ SDRAM controller performance optimization
¡ñ Embedded SRAM based program performance and Power optimization
Specman based Function verification of ¡°Garfield ¡±
¡ñ Verification plan of Garfield
¡ñ EVC based AHB modules verification
¡ñ Coverage analysis
Power analysis and optimization of ¡°Garfield¡±
¡ñ Power estimation
¡ñ System level low power design
¡ñ Clock gating low power design and integrated clock gating cell for timing optimization
¡ñ SDRAM power model and analysis
¡°Garfield¡± Based PDA prototype design
¡ñ The hardware system of the PDA prototype
¡ñ uCLinux porting and optimization
¡ñ MiniGUI porting and optimization |